Vezető: Fehér Béla
A korszerű kommunikációs rendszerekben elÅ‘forduló feladatokat csak nagyteljesÃtményű digitális jelfeldolgozó egységekkel lehet megvalósÃtani. A különbözÅ‘ rádiós alrendszerek a bementi oldalon a lehetÅ‘ legkorábban digitalizált jeleket állÃtanak elÅ‘ és a teljes jelfeldolgozási feladatot már ebbe a tartományban oldják meg. Ez a szoftver alapú rádiónak (SDR-nek) nevezett implementációs technika biztosÃtja az egyre nagyobb sávszélességek elérhetÅ‘ségét, az extrém értékű átviteli paraméterek megvalósÃthatóságát. Ezen a területen a párhuzamos működésű hardveres végrehajtó egységek, az adatfolyam jellegű, egymással szoros csatolásban lévÅ‘ blokkok jelentÅ‘s elÅ‘nyt biztosÃtanak az utasÃtás végrehajtáson alapuló processzoros implementációkkal szemben. Az FPGA-ra épülÅ‘ vagy hasonló, alacsonyszinten konfigurálható/programozható hardver architektúrák fejlesztése, az egyre összetettebb és bonyolultabb rendszerek miatt jelentÅ‘s tervezési és verifikációs követelményeket jelent. A projekt során elemezzük a tipikus alkalmazási feltételeket, az FPGA alapú jelfeldolgozási megoldások különbözÅ‘ szintű tervezési lehetÅ‘ségeit, a komplex rendszerek tesztelési, verifikációs módszereit.